2012年5月14日 星期一

SoC數位電路設計-使用Andes Core_疊板實驗_使用AndeSight_v200執行程式(1)

(1). 使用ADP-XC5 FPGA開發平台,開發SoC,將自己所開發的IP加入到SoC內,依下圖所示,下板已經燒錄AndesCore N9 CPU
請將下圖所示疊板實驗FPGA_Reg_WRRTL code編譯完成.mcs檔後燒錄至FPGA,注意上板的FPGA不能是空的,不然在疊板時會造成下板的FPGA(CPU)無法正常動作。
 
(2). 先將AICE連接至下板(CPU)J29 JTAG port 
 
(3). 將上板與下板(CPU)AHB Bus相接,將AICE接上電腦。
(4). 上下板都接上5V電源,先開啟下板(CPU)電源,下板的兩顆LED會亮起。
(5). 在開啟上板電源,上板的兩顆LED也會亮起。
(6). 鍵入下板(CPU)PWR ON按鍵,這時下板的7-LED會由FF變成99
(7). 開啟AndeSight IDE
(8). 確認程式存檔路徑後,按〝OK〞。
(9). 點選〝Andes Project CreatorICOM,建立一個新的Project
(10). 選擇〝CAICEADP-AG101P-4GB-N903-S32GPR〞後按〝Create Project〞。
 

沒有留言:

張貼留言