2018年10月26日 星期五

Allegro電路板設計 - (7)Layout-導入Netlist與放置元件至板框周圍

    匯入Netlist前,OrCAD設計的電路如下所示,Allegro元件名稱(Package symbol),要與OrCAD的PCB Footprint名稱相同,OrCAD電路繪製完成後匯出Netlist。
點選"Create netlist",設定存檔路徑後按"確定"就可以產生Netlist。


(1). 匯入Netlist,點選"File" > "Import" > "Logic...",開啟"Import Logic"視窗。

(2). 在"Cadence"標籤頁的"Import logic type"群組中,勾選"Design entry CIS(Capture)"。
(3). 在"Import directory:"選擇OrCAD產生Allegro的Netlist路徑。
(4). 點選"Import Cadence",開始導入。

(5). Netlist導入成功後,放置元件至板框周圍,選擇"Place" > "Quickplace...",開啟"Quickplace"視窗。

(6). 點選"Quickplace"視窗下按鍵"Place" > "OK"。

(7). 顯示結果如下圖所示。

沒有留言:

張貼留言